关于日本法政大学计算机科学系李亚民教授讲座的再通知

上传时间 :2005-09-02    浏览次数 :4367    发布者:系统管理员     部门:
  讲座主题:CPU 逻辑设计 (CPU Logic Design)

  主讲教师:李亚民 日本法政大学计算机科学系教授

  教师简介:

  李亚民 日本法政大学计算机科学系教授,IEEE 高级会员 (Senior Member),1977 年考入清华大学,先后获学士、硕士及博士学位,并留校任教。1993 年任日本会津大学副教授,2000年任日本法政大学教授。李教授担任多个国际会议程序委员会委员。

  李教授研究的方向主要包括:计算机算法及电路实现,多线程处理机结构及设计互连网络及容错计算。

  李教授发表学术论文 60 余篇,图书 3 本:

  1. RISC 单发射与多发射体系结构 (与李三立合著),清华大学出版社,1996,

  2. 计算机组成与系统结构,清华大学出版社,2000,

  3. CPU 芯片逻辑设计技术 (与朱子玉合著),清华大学出版社,2005 年。

  李教授曾经于2003 年和 2004 年分别在清华大学和东南大学开设暑期 CPU 设计课程,深受欢迎,受到广泛好评。

  详情参考个人主页: http://cis.k.hosei.ac.jp/~yamin/


  讲座简介:

  CPU逻辑设计讲座共五天。上午讲授工作原理和设计方法,下午做实验,每人一台 PC 机,使用 ALTERA 公司的 Max+Plus II 软件工具,设计 CPU 的逻辑电路并模拟测试电路的正确性。

  讲授MIPS指令子集的三种处理器类型的实现(单时钟、多时钟以及流水线CPU和浮点运算单元),存储器与CACHE的原理与设计方法。流水线处理器采用内部旁路(internal forwarding)和延迟转移(delayed branch)技术解决数据和控制相关引起的竞争,采用流水线内锁技术解决数据访存相关性引起的竞争。

  所有设计的CPU可以用汇编和二进制程序验证正确与否。讲座在线提供PDA格式讲稿和HTML格式实验讲议,采用面向实验讲授,适合硕士生和高年级本科生及有兴趣教师深入研究计算机系统结构。


  讲座日期:2005 年 9 月 5 日 (星期一) 至 9 月 9 日 (星期五)

  讲座地点:曹光彪西楼301室

  授课对象:硕士生和高年级本科生,以及对此感兴趣的博士生和青年教师

  听课要求:已学过计算机组成、计算机体系结构等相关课程者

  讲座目的:使听课者在 CPU 设计方面从理论到实践能力上有所提高

  特别说明:

  1、因设备及场地限制每次限额40人;

  2、该讲座列入我院研究生“读书报告”计划,欢迎博士、硕士踊跃听课;

  3、请爱护实验设备,听从教师或指导实验人员的指挥。



  讲座安排(确定):

  9月5日星期一

    下午讲课 数字电路及逻辑设计基础,算法及电路设计,MIPS 指令集。

    晚上实验 设计多路器,加法/减法器,移位器,ALU,寄存器堆。

  9月6日星期二

    上午讲课 单周期 CPU 原理及设计方法。

    下午实验 设计单周期 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。

  9月7日星期三

    上午讲课 多周期 CPU 原理及设计方法。

    下午实验 设计多周期 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。

  9月8日星期四

    上午讲课 流水线 CPU 原理及设计方法。

    下午实验 设计流水线 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。

  9月9日星期五

    上午讲课 浮点部件,CACHE 及 MMU 及设计方法。

    下午实验 设计流水线 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。

  注:实验内容可根据自己的能力灵活调整;上午8:30-11:30、下午1:30-4:30;晚上6:30-9:30