原定9月5日(周一)下午1:30在曹光彪西楼301室的讲座因故临时调整到曹光彪东楼502室,从9月5日晚上起的讲座地点仍保持不变(均在曹光彪西楼301室),特此通知。
给您带来不便,敬请谅解!
附讲座安排:上午8:30-11:30、下午1:30-4:30、晚上6:30-9:30
9月5日星期一
下午讲课 数字电路及逻辑设计基础,算法及电路设计,MIPS 指令集。
晚上实验 设计多路器,加法/减法器,移位器,ALU,寄存器堆。
9月6日星期二
上午讲课 单周期 CPU 原理及设计方法。
下午实验 设计单周期 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
9月7日星期三
上午讲课 多周期 CPU 原理及设计方法。
下午实验 设计多周期 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
9月8日星期四
上午讲课 流水线 CPU 原理及设计方法。
下午实验 设计流水线 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
9月9日星期五
上午讲课 浮点部件,CACHE 及 MMU 及设计方法。
下午实验 设计流水线 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
注:实验内容可根据自己的能力灵活调整。
计算机学院
2005.9.5
给您带来不便,敬请谅解!
附讲座安排:上午8:30-11:30、下午1:30-4:30、晚上6:30-9:30
9月5日星期一
下午讲课 数字电路及逻辑设计基础,算法及电路设计,MIPS 指令集。
晚上实验 设计多路器,加法/减法器,移位器,ALU,寄存器堆。
9月6日星期二
上午讲课 单周期 CPU 原理及设计方法。
下午实验 设计单周期 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
9月7日星期三
上午讲课 多周期 CPU 原理及设计方法。
下午实验 设计多周期 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
9月8日星期四
上午讲课 流水线 CPU 原理及设计方法。
下午实验 设计流水线 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
9月9日星期五
上午讲课 浮点部件,CACHE 及 MMU 及设计方法。
下午实验 设计流水线 CPU 数据路径及控制部件,存储器及测试程序,CPU模拟测试。
注:实验内容可根据自己的能力灵活调整。
计算机学院
2005.9.5